AD9788BSVZ
- 品牌:
ADI
- 封装:
TQFP100
- 数量:
3568
- 备注:
特性数模转换器AD9788BSVZ 模拟输出:可调8.7 mA至31.7 mA,RL = 25Ω50Ω 低功耗,精细复杂的NCO允许载体放置数模转换器AD9788BSVZ 在DAC带宽的任何地方添加小于300mw的功率辅助DACs允许I和Q增益匹配和偏移控制包括可编程I和Q相位补偿内部数字上转换能力多芯片同步接口 高性能,低噪声锁相环时钟倍增器数字逆sinc滤波器 100引线,暴露垫TQFP封装应用程序无线基础设施 W-CDMA, CDMA2000, TD-SCDMA, WiMAX, GSM数字高中频合成或低中频合成发射分集宽带通信 LMDS /多,点对点 AD9785 / AD9787 / AD9788。第一阶段是指令周期, 哪个是将指令字节写入AD9785/ AD9787/AD9788,与前8个sck同步上升 边缘。指令字节提供了AD9785/AD9787/ 的串行端口控制器 数据传输周期,即通信的第二阶段 周期。指令字节定义是否即将到来的数据 传送是读取或写入寄存器的串行地址 被访问。数模转换器AD9788BSVZ 每个通信周期的前八个sck上升边缘 是否用于将指令字节写入AD9785/AD9787/数模转换器AD9788BSVZ AD9788。余下的巩膜边缘属于com-的第2阶段 沟通周期。阶段2是实际数据之间的传输 AD9785/AD9787/AD9788及系统控制器。的 在通信的第2阶段传输的字节数字节被转移。方法传输所有数据字节后 指令字节,通信周期完成。在任何通信周期结束时,AD9785/ AD9787/AD9788串口控制器预计下一个8个
- 批号:
23+
- 价格:
ADUM1250ARZ-RL7
- 品牌:
TI
- 封装:
SOP-8
- 数量:
35668
- 备注:
ADuM1250 / ADuM1251数据表数字隔离器ADUM1250ARZ-RL7 应用信息功能描述了ADuM1250/ADuM1251接口每侧向一个双向I2C信号。数字隔离器ADUM1250ARZ-RL7 在内部,I2C接口被分割成两个单向通道,每个通道通过专用的iCoupler隔离通道以相反的方向通信。一个通道(每个通道对的底部通道,如图6所示)感知侧1 I2C引脚的电压状态,并将其状态传输到侧2 I2C引脚。侧1和侧2 I2C引脚均设计用于与运行在3.0 V到5.5 V范围内的I2C总线接口。数字隔离器ADUM1250ARZ-RL7 任何一个引脚上的逻辑低,都会导致相反的引脚被拉得足够低,以符合总线上其他I2C设备的逻辑低阈值要求。通过在SDA1或SCL1处保证输入低阈值至少比在同一引脚处的输出低信号小50 mV,数字隔离器ADUM1250ARZ-RL7 可以确保避免I2C总线争用。这可以防止将第1侧的低输出逻辑传输回第2侧并拉下I2C总线。由于侧2逻辑电平/阈值是标准的I2C值,因此通过侧2引脚连接到总线的多个ADuM1250/ADuM1251设备可以彼此通信,并与其他I2C兼容设备通信。对I2C兼容性和I2C遵从性进行了区分。I2C兼容性指组件的逻辑级别不一定满足I2C规范的要求,但仍然允许组件与符合I2C的设备通信的情况。I2C遵从性是指组件的逻辑级别满足I2C规范要求的情况。然而,由于侧1引脚具有修改后的输出电平/输入阈值,ADuM1250/ADuM1251的侧只能与符合I2C标准的设备通信。换句话说,ADuM1250/ADuM1251的第2侧兼容I2C,而第1侧只兼容I2C。输出逻辑低电平独立于VDD1和VDD2电压。第1侧的输入逻辑低阈值也独立于VDD1。然而,第2侧的输入逻辑低阈值设计为0.3 VDD2,符合I2C要求。侧1和侧2引脚具有开路集电极输出,其高电平通过各自供电电压的上拉电阻设置。启动VDD1和VDD2电源都有欠压锁定功能,以防止信号通道运行,除非满足某些标准。该特性可以防止输入逻辑低信号在上/下电期间无意中拉下I2C总线。For 信号 通道 enabled, 以下 两 个 标准 必须 met: Both 供应 必须 至少 2.5 V. At 至少 40 μs 必须 消逝 后 供应 超过 2.0 V. 的 内部 创业 门槛在满足这两个标准之前,ADuM1250/ ADuM1251输出被拉得很高,确保启动时避免总线上的任何干扰。图7和图8说明了快速和缓慢输入供应转换速率的供应条件
- 批号:
23+
- 价格:
CY7C68013A-56LTXC
- 品牌:
赛普拉斯
- 封装:
QFN
- 数量:
35668
- 备注:
接口集成电路CY7C68013A-56LTXC特性USB 2.0 USB如果高速认证(TID # 40460272)接口集成电路CY7C68013A-56LTXC单片机集成USB 2.0收发器,聪明的您,和增强的8051微处理器合适,形式,和function-compatible FX2Pin-compatible0Object-code-compatible功能兼容(FX2LP超集)接口集成电路CY7C68013A-56LTXC超低功率:刑事法庭不超过85 mA在任何模式适合汽车和电池供电的应用接口集成电路CY7C68013A-56LTXC软件:8051代码运行:内部RAM,下载通过USB内部RAM,从eepm加载外部存储器装置(128 -销包)16 KB RAM芯片代码/数据的四个可编程的散货,中断,和同步端点缓冲选项:两倍,三倍,四额外的可编程(体积/中断)64字节的端点8位或16位外部数据接口智能媒体标准ECC代基金(通用可编程接口)使大多数并行接口直接连接可编程波形描述符和配置寄存器定义波形支持多个准备(RDY)输入和控制(CTL)输出集成,行业标准,增强805148-MHz, 24 mhz,或12-MHz CPU操作四个时钟每个指令周期两USARTs三个计数器/定时器扩大中断系统两个数据指针 矢量USB中断和GPIF/FIFO中断分别用于控制传输集成I2C控制器的设置和数据部分;运行 在 100 年 或 400 年 kHz[1] Four 集成 FIFOs Integrated 胶 逻辑和 FIFOs 降低 系统 成本 Automatic 转换 与 16 位 公交车 Master 或 奴隶 操作 Uses 外部 时钟 或 异步 闪光灯 Easy 接口 ASIC 和 DSP ICs Available 商业 和 工业 温度 等级 (all 包 除了 VFBGA) Features (CY7C68013A/14A only) CY7C68014A: Ideal 电池 应用 Suspend current: 100 A (typ) CY7C68013A:Ideal nonbattery-powered 应用 Suspend current: 300 A (typ) Available 五 Pb-free 包 40 GPIOs 128 - 销 TQFP (40 GPIOs), 100 - 销 TQFP (40 GPIOs), 56-pin QFN (24 GPIOs), 56-pin SSOP (24 GPIOs), 和 56-pin VFBGA (24 GPIOs) Features (CY7C68015A/16A only) CY7C68016A: Ideal 电池 应用 Suspend current: 100 A (typ) CY7C68015A: Ideal nonbattery-powered 应用 Suspend current:300 A (typ) Available 在 Pb-free 56-pin QFN 包 (26 GPIOs) Two GPIOs 比 CY7C68013A/14A 启用 附加 功能 相同 的 足迹 Functional Deion For resources
- 批号:
23+
- 价格: